德雷茲諾
- 通過將輸入電壓轉換為數字值來提取位信息的模數轉換器(ADC)
- 數模轉換器(DAC),根據輸入的位信息輸出相應的電壓
它是由轉換模塊組成的。 它可以以多種方式使用,例如輸入音頻以通過位壓縮或交換位來改變聲音,以及通過將LFO或隨機電壓轉換為位信息來輸出門序列。
Drezno還是Leibniz Binary Subsystem的信號轉換接口,Leibniz Binary Subsystem被計劃為執行8位信號處理的一系列模塊。
Dreznoの左側では、10Vの幅の電圧シグナルが、00000000,00000001,00000010,..11111111までの8ビットの2進数(バイナリデータ)に変換されます(アナログ-デジタル変換,ADC)。それぞれの"桁"のビットが0~7までのADコンバータの出力にゲートとして出力されます(ビットが0で0V、1で5V)。
在Drezno的右側,門輸入0到7以表示8位二進制數據,並將其作為電壓信號(數模轉換,DAC)取出。
ADC / DAC端的GAIN和OFFSET設置對轉換後的信號影響很大。 您也可以積極使用削波效果使信號失真。
當您按下LINK按鈕時,作為ADC輸出的8個門通過內部連接直接輸入到DAC。 結果,DAC的輸出會將ADC的輸入信號轉換為8位數據,然後將其輸出。
減少位產生效果。 再次成為擴展者
利普斯克使用,Lipsk處理ADC輸出,然後在鏈接模式下內部連接到DAC輸入。
ADC和DAC中的轉換以固定的時間間隔執行,但決定這樣做。
鐘錶是的。 ADC和DAC具有獨立的時鐘輸入,但是如果不進行修補,它們將在內部時鐘上運行。 由於內部時鐘以2MHz的極高速度運行,因此可以準確捕獲音頻的時間變化並避免混疊噪聲。 如果您在時鐘中放置方波慢速振盪器
降低採樣率會的。 同樣,當LFO或隨機移動的電壓輸入到ADC並在成為節奏網格的時間輸入時鐘時,ADC的每個輸出都是唯一的。
節奏發生器功能為
*使用高速內部時鐘時的輸出不能用作觸發某些東西的門。 如果要輸出正常的門控序列(不是音頻速率),請確保使用外部時鐘。
使Drezno補丁有趣的其他技巧是: 在嘗試許多補丁程序時,您會發現自己喜歡的用途。
- 嘗試更改增益和偏移。
- 使用VCA調製輸入信號量
- 嘗試在不鏈接的情況下甚至將一個ADC輸出修補到DAC輸入的某個位置
- 與邏輯模塊結合
- 在ADC中,當輸入LFO等時,較大的數字緩慢變化,較小的數字繁忙。
- 在DAC中,高階位對信號的影響更大